廣東可易亞半導(dǎo)體科技有限公司

國家高新企業(yè)

cn en

新聞中心

提高電路的開關(guān)速度有幾種簡單技術(shù)措施?

信息來源:本站 日期:2017-08-24 

分享到:

柵極驅(qū)動的優(yōu)化
    以下幾種簡單的技術(shù)措施能夠有效進步電路的開關(guān)速度,這就是柵極驅(qū)動的優(yōu)化(圖5. 80)。通常狀況下,為了進步電源的應(yīng)用率,功率開關(guān)總是開通的時間遠(yuǎn)比關(guān)閉的時間要長,縮短關(guān)斷時間就顯得尤為迫切,所以柵極驅(qū)動的簡單優(yōu)化也大都是針對進步關(guān)斷速度停止的。

mos管
    對于高頻信號而言,柵極和源極到驅(qū)動控制電路的引線以及RG的寄生電感對開關(guān)速度都是有影響的,圖5.80 (a)所示電路使一個小容量的電容與上述寄生電感并聯(lián),相當(dāng)于對驅(qū)動信號停止了相位校正,因而有利于外關(guān)速度的進步。

    柵極電阻主要用來抑制寄生振蕩,但是會影響開關(guān)速度.圖5. 80(b)中的D1在關(guān)斷時可以消弭RG帶來的大局部影響,因而可以相對(開通)進步關(guān)斷速度。1N4148適用于柵極峰值電流150mA以下的應(yīng)用,300mA左右時能夠換用BAS40之類的肖特基二極管。


    圖5. 80(c)所示電路是目前最為常用的驅(qū)動優(yōu)化電路,特別是關(guān)于只要正向驅(qū)動信號電平而沒有負(fù)向的柵極驅(qū)動信號的狀況,這種電路特別有用。PNP晶體管的基極電平低于發(fā)射極時導(dǎo)通,反之關(guān)斷。因而在VMOS關(guān)斷時,Q2會速導(dǎo)通而加速VMOS的關(guān)斷,D2則為柵極的正向驅(qū)動信號提供通道,也可以維護Q2的基極—發(fā)射極不被本人的結(jié)電容充放電而擊穿。這種電路采用了有源器件Q2,可以提供比擬大的放電電流通道,還可以短路Q1柵極與源極之間的寄生電感,阻止Q1柵極的泄放能量反應(yīng)到驅(qū)動電路。假如將D2視為一個只要開關(guān)功用的NPN晶體管,D2與Q2實踐上構(gòu)成了一個“圖騰柱”電路,其優(yōu)勢就不用贅言了吧。這種電路的缺乏之處是,Q1的柵極與源極間的電壓并不能被拉低到OV,影響開關(guān)速度的進一步進步。

    圖5. 80(d)所示電路是采用NPN晶體管的關(guān)斷加速電路,Q2與圖5. 80 (c)的Q2的功用相同。由于是NPN管,所以用Q3構(gòu)成一個與Q1柵極驅(qū)動信號反相的自偏置電路,使Q2在Q1關(guān)斷時開通。在Q1開通的驅(qū)動信號降臨 時,驅(qū)動電流同時對C5充電,此時的C5相當(dāng)于短道路,將R2短路,驅(qū)動信號也  同時送到Q3的基極,使Q3導(dǎo)通,將Q2關(guān)閉。當(dāng)C5充電完成時,剛好是Q1開始關(guān)斷的開端,Q3關(guān)閉,Q2從R1取得偏置而導(dǎo)通,將Q1的柵極與源極近乎短路,加速其關(guān)斷的過程。R2為C5放電提供通道,C5放電等候下一個開關(guān)周期的到來。Q2在Q1開通期間會耗費驅(qū)動電流,在Q1關(guān)斷時由于C5的放電又會拖長Ql的關(guān)斷延遲時間。不過這種電路的優(yōu)勢是,在系統(tǒng)上電期間,可以堅持Q1的關(guān)斷,這是由于C5的充電時間是固定的,在系統(tǒng)上電期間,由于電源電壓偏低,驅(qū)動電壓也偏低,C5的充電時間延長,Q3的導(dǎo)通也會延遲以至?xí)粚?dǎo)通,此時的驅(qū)動信號會由于Q2的導(dǎo)通而失效。

    當(dāng)驅(qū)動控制電路可以輸出互相反相的兩路驅(qū)動信號時,圖5. 80(e)所示電路是更為理想的一種加速電路,Q1是主開關(guān),Q2足加速關(guān)斷的VMOS,顯然Q2只需求比擬低的電壓規(guī)格即可,它的飽和導(dǎo)通電阻惹起的壓降就簡直能夠疏忽,因而這個電路可以將Q1的柵極拉低至0V。不過,Q2的輸出電容和Q1的輸入電容是并聯(lián)的,這顯然會增大Q1的等效輸入電容,拖慢開關(guān)速度。

    RG對驅(qū)動性能的影響,我們曾經(jīng)屢次描繪過,除此之外,柵極驅(qū)動信號對開關(guān)速度也有一定的影響(表5.8)。


    從上表中的內(nèi)容能夠佐證以下值得我們關(guān)注的結(jié)論:
    (1)本書的第3章曾經(jīng)指出VGSS遠(yuǎn)不止于手冊給出的±20V,停止實踐測定并留有適宜的裕量,選擇比擬高的VGS是利大于弊的。         (2)VGS增加可以增加VMOS的飽和深度,但是大于15V以后,對飽和壓降的影響也是微乎其微的。
    (3)反向偏置電壓的絕對值也是越高越有利,普通引薦的數(shù)值是—5~—15V,實踐上,假如肯定是平安的,—20V或許更為適宜。         (4)外表上看,RG似乎是取比擬小的值有利,但實踐上減小FWD(續(xù)流二極管)關(guān)斷時的電壓變化速率dv/dt的問題更為重要,在源極有限流電阻時,還能增加源極限流電阻的反應(yīng)作用,進步VMOS的穩(wěn)定性。因而當(dāng)開關(guān)功耗不是主要矛盾時,應(yīng)該選擇比擬大的RG。因而高壓應(yīng)用場所就應(yīng)該選擇比擬大的RG值。